Digi-Key
三角积分 (ΔƩ) 集成电路拓扑仍在模数转换器 (ADC) 中广泛使用,为过程控制、精密温度测量和称重仪应用提供高分辨率、高集成度和低功耗的解决方案。
关于这种转换器有一个令人费解的事实,它从 1 位转换开始,理论信噪比 (SNR) 为 7.78 dB,相当于 5 V 系统中存在 2 V (VRMS) 噪声。在此基础之上,该 ADC 可发展为真正的 24 位三角积分转换器,提供 146 dB 的理论 SNR,相当于 5 V 系统中存在 244 nV 的 RMS 噪声。
分辨率能够从 1 位跃升至 24 位,主要依赖过采样算法、噪声整形调制器和数字滤波器来降低量化噪声并提高 SNR。通过改用放大器输入级馈入 12 位或 16 位逐次逼近寄存器 (SAR) ADC,这种方法可以规避 ΔƩ 转换器的复杂性及其相关的噪声。此设计路径行之有效,但需要在印刷电路板上使用更多的集成电路并增加 BOM 成本。
有一种更好的方法可以解决噪声问题:利用超低噪声 ΔƩ ADC,该问题可以迎刃而解。
本文将简要讨论低噪声目标应用以及如何在内部设计 ΔƩ ADC 来满足这一要求。然后介绍 Texas Instruments 的两款 ΔƩ ADC,其中一款强调 24 位精度,另一款强调 32 位精度,同时还将说明如何利用这两款产品中强大的数字滤波功能。
适合 ΔƩ ADC 的应用场合
从模拟的角度来看,工程师在测量温度、压力、测压元件和光学传感器的输出时,需要不同的精度。从根本上讲,放大器增强了设计人员量化这类较小模拟量(多数情况下接近于 DC)的能力。渐进式数字化带来了视角和功能上的变化,同时增强了存储和修改传感器信号的能力。
为实现数字捕获,典型的传感器信号路径始于传感器,经过增益、多路复用和滤波器级,然后到达 ADC(图 1a)。
![](https://www.digikey.cn/-/media/Images/Article%20Library/TechZone%20Articles/2020/August/Analog%20Basics%20Part%204%20Optimizing%20Delta-Sigma%20ADCs%20for%20Low%20Noise/article-2020august-analogic-bascis-part4-fig1.jpg?la=en&ts=657f985f-08f7-4c26-a14a-89ed120c3f1b)
ΔƩ 信号链(图 1b)利用单个转换器提高了信号链的分辨率,同时也降低了 BOM 成本。ΔƩ ADC 可提供 16 位到 32 位转换。在此信号链中,24 位ΔƩ ADC 可提供 224,即 16,777,216 个段。因此,在 5 V 系统中,LSB 为 5 V/224,即 298 nV,理论 SNR 等于 146 dB。此分辨率水平为转换器提供了更加接近传感器能力的精细度。
由于内部数字滤波器需要时间来实现滤波计算,因此 24 位ΔƩ ADC 的速度较慢。该转换器的典型输出数据速率范围为几赫兹至 1 MSPS。请注意,模拟滤波器现在采用的是便宜的一阶电阻电容 (RC) 滤波器,而不是复杂的三重运算放大器五阶模拟滤波器。
这两种方法的噪声之间区别很明显:ΔƩ ADC 的低噪声性能优于 SAR ADC(表 1)。
*备注:SNR = 6.02 N + 1.76,其中 N 是位数
[td]
|
在温度、压力和测压元件这类传感器解决方案中,若不太注重速度规格,但精度至关重要,那么 ΔƩ ADC 可提供出色的解决方案。该 ADC 可通过使用数字而不是模拟降噪技术,实现低至上述小电压值的转换。
ΔƩ ADC 的内部构造
ΔƩ ADC 的内部 80% 为数字构造。通常,转换器接收输入信号,并立即将该模拟信号转换为数字信号。然后,转换器将该数字信号与后续的调制器转换合并到一个数字滤波器级,在该滤波器级中,累加的 1 位信号变为多位。接下来,转换器通过数字输出级,以串行方式将最终的多位转换发送到等待的微控制器。
模拟信号首先通过外部的一阶抗混叠滤波器 (AAF)。然后,噪声整形 (NS) 调制器获取模拟信号,并以转换器的时钟速率生成 1 位信号流进入数字滤波器(图 2)。
![](https://www.digikey.cn/-/media/Images/Article%20Library/TechZone%20Articles/2020/August/Analog%20Basics%20Part%204%20Optimizing%20Delta-Sigma%20ADCs%20for%20Low%20Noise/article-2020august-analogic-bascis-part4-fig2.jpg?la=en&ts=08e86069-a993-423b-9913-90a3597661b1)
ΔƩ 调制器
积分器/反馈回路的数量决定了 ΔƩ 调制器的阶数。一阶 ΔƩ ADC 调制器只有一个积分器和反馈环路(图 3)。
![](https://www.digikey.cn/-/media/Images/Article%20Library/TechZone%20Articles/2020/August/Analog%20Basics%20Part%204%20Optimizing%20Delta-Sigma%20ADCs%20for%20Low%20Noise/article-2020august-analogic-bascis-part4-fig3.jpg?la=en&ts=0841b73d-1a88-4d53-a6d1-e690a1bcadf7)
![](https://www.digikey.cn/-/media/Images/Article%20Library/TechZone%20Articles/2020/August/Analog%20Basics%20Part%204%20Optimizing%20Delta-Sigma%20ADCs%20for%20Low%20Noise/article-2020august-analogic-bascis-part4-equation1.jpg?la=en&ts=21ffab89-4c33-483d-807a-21caea4332bc)
由于存在积分器和反馈回路,调制器在本身的数字输出数据流上实现了噪声整形算法(图 4)。
![](https://www.digikey.cn/-/media/Images/Article%20Library/TechZone%20Articles/2020/August/Analog%20Basics%20Part%204%20Optimizing%20Delta-Sigma%20ADCs%20for%20Low%20Noise/article-2020august-analogic-bascis-part4-fig4.jpg?la=en&ts=11a0817f-f8c8-49c2-958b-260e66a031af)
高阶调制器包含更多积分器和反馈回路。例如,三阶调制器具有三个积分器和三个反馈回路。噪声整形函数通过降低 DC 附近的噪声并增加整形噪声,随调制器阶数的变化而变化。
高阶调制器以增加硅硬件、降低稳定性和信号范围为代价,提供了更高的性能。
ΔƩ 数字滤波器
ΔƩ ADC 在运行时采用了过采样 (OS)。过采样是调制器采样率 (FS) 与 ADC 输出数据速率 (FD) 之比,如公式 2 所示:
![](https://www.digikey.cn/-/media/Images/Article%20Library/TechZone%20Articles/2020/August/Analog%20Basics%20Part%204%20Optimizing%20Delta-Sigma%20ADCs%20for%20Low%20Noise/article-2020august-analogic-bascis-part4-equation2.jpg?la=en&ts=3cd31a2b-7f10-4aca-9278-90d10aa46c07)
过采样通过使用低通数字滤波器,以数字方式限制经过噪声整形的数据的带宽,来改善 ΔƩ ADC 的噪声。
在 ΔƩ ADC 中,两个常用的数字滤波器是 sin(pf)/pf (sinc) 和线性相位有限冲激响应 (FIR) 滤波器。在 Texas Instruments 的 ADS1235 24 位 ΔƩ ADC、ADS1262 和 ADS1263 32 位 ΔƩ ADC(其中 ADS1263 集成了一个适用于背景测量的 24 位辅助 ΔƩ ADC)中,数字滤波器实现提供了以下选择:专门使用 sinc 滤波器,或使用 sinc 滤波器后跟 FIR 滤波器的组合(图 5)。
![](https://www.digikey.cn/-/media/Images/Article%20Library/TechZone%20Articles/2020/August/Analog%20Basics%20Part%204%20Optimizing%20Delta-Sigma%20ADCs%20for%20Low%20Noise/article-2020august-analogic-bascis-part4-fig5.jpg?la=en&ts=b470512f-af42-4947-b710-6e55ee38a090)
![](https://www.digikey.cn/-/media/Images/Article%20Library/TechZone%20Articles/2020/August/Analog%20Basics%20Part%204%20Optimizing%20Delta-Sigma%20ADCs%20for%20Low%20Noise/article-2020august-analogic-bascis-part4-equation3.jpg?la=en&ts=9c84da08-6a1b-4291-b655-a3716cb740bf)
z 域传递函数为:
![](https://www.digikey.cn/-/media/Images/Article%20Library/TechZone%20Articles/2020/August/Analog%20Basics%20Part%204%20Optimizing%20Delta-Sigma%20ADCs%20for%20Low%20Noise/article-2020august-analogic-bascis-part4-equation4.jpg?la=en&ts=f9a12247-9ae8-4e21-b754-0ec7f30eabff)
频率响应为:
![](https://www.digikey.cn/-/media/Images/Article%20Library/TechZone%20Articles/2020/August/Analog%20Basics%20Part%204%20Optimizing%20Delta-Sigma%20ADCs%20for%20Low%20Noise/article-2020august-analogic-bascis-part4-equation5.jpg?la=en&ts=614a5475-5635-4e7e-9edc-0615b44d9b24)
在图 5 中,SincN 等同于串联 N 个相同的 sinc 滤波器。sinc 滤波器的幅度与频率响应图形具有梳状外观(图 6)。
![](https://www.digikey.cn/-/media/Images/Article%20Library/TechZone%20Articles/2020/August/Analog%20Basics%20Part%204%20Optimizing%20Delta-Sigma%20ADCs%20for%20Low%20Noise/article-2020august-analogic-bascis-part4-fig6.jpg?la=en&ts=eb16d7d6-7cb9-4e2b-9b5a-2198b25a0c85)
Sinc 滤波器(串联)会增加衰减,导致延时增加。例如,如果在外部时钟速率为 7.3728 MHz 的特定 sinc 滤波器计算中,产生的输出数据速率为 14400 SPS,则第二个 sinc 滤波器的输出数据速率为 7200 SPS。
低通 FIR 滤波器是基于系数的滤波器。该滤波器具有 50 Hz 和 60 Hz 的同时衰减功能,以及 2.5 SPS 至 20 SPS 数据速率下的谐波功能。FIR 滤波器数据速率的转换延时相当于一个周期。FIR 滤波器从 sinc 滤波器接收经过预滤波的数据,并对数据进行抽取,以产生 10 SPS 的输出数据速率(图 7)。
![](https://www.digikey.cn/-/media/Images/Article%20Library/TechZone%20Articles/2020/August/Analog%20Basics%20Part%204%20Optimizing%20Delta-Sigma%20ADCs%20for%20Low%20Noise/article-2020august-analogic-bascis-part4-fig7.jpg?la=en&ts=4d290b32-a84f-4048-942b-9a5de0ec266c)
精密的低噪声 ΔƩ ADC
先前提到的 Texas Instruments 的 ADS1235 差分输入 24 位转换器是低噪声 ΔƩ ADC 的极好例子。
ADS1235 是一款精密的 7200 SPS ΔƩ ADC,具有三个差分或五个单端输入,以及一个集成式可编程增益放大器 (PGA),其增益包括 1、64 和 128。该器件还包括诊断功能,例如 PGA 超量程和参考监视器。该 ADC 为包括称重仪、应变片和电阻式压力传感器在内的高精度设备提供了高精度、零漂移的转换数据(图 8)。
![](https://www.digikey.cn/-/media/Images/Article%20Library/TechZone%20Articles/2020/August/Analog%20Basics%20Part%204%20Optimizing%20Delta-Sigma%20ADCs%20for%20Low%20Noise/article-2020august-analogic-bascis-part4-fig8.jpg?la=en&ts=60b9b931-f565-4bbd-8c61-131f7f50ebfe)
在低频、2.5 SPS 数据速率和 1 V/V PGA 增益条件下,5 V 系统中的 sinc3 数字输出的转换器噪声为 0.15 mVRMS(0.3 mV 峰峰值 (PP)),有效分辨率为 24 位,无噪声分辨率为 24 位。该器件的理论和实际 SNR 均为 146 dB。事实上,在这些条件下,稳定的四阶调制器和 sinc1 至 sinc4 滤波器均可产生 24 位有效分辨率,以及 24 位无噪声分辨率。
ADS1235 已针对 2.5 SPS 数据速率实现了近乎完美的 24 位转换。此系列中的下一代 ΔƩ ADC 是 Texas Instruments 的 ADS1262/63。这些器件之间的主要区别在于 ADS1262/63 改善了低噪声电路,并提供了扩展的 32 位输出数据寄存器。
ADS1262/63 具有改进的低噪声 CMOS PGA,其增益包括 1、2、4、8、16 和 32。模拟前端 (AFE) 非常灵活,包含两个传感器激励电流源,非常适合直接 RTD 测量(图 9)。
![](https://www.digikey.cn/-/media/Images/Article%20Library/TechZone%20Articles/2020/August/Analog%20Basics%20Part%204%20Optimizing%20Delta-Sigma%20ADCs%20for%20Low%20Noise/article-2020august-analogic-bascis-part4-fig9.jpg?la=en&ts=ca74fbbf-39dc-4bbb-9088-25f4ab1e4496)
首先,稳定的四阶调制器和 sinc1 至 sinc4 滤波器都能实现 32 位有效分辨率以及 24 位无噪声分辨率。通过配置低频率、2.5 SPS 数据速率和 1 V/V PGA 增益(已旁通),5 V 系统中的 sinc3 数字输出的转换器噪声仅为 0.08 mVRMS (0.307 mVPP)。该器件以 26.9 位超越了有效分辨率,以及 25 位无噪声分辨率。对于此 32 位系统,理论 SNR 为 387 dB,实际 SNR 等于 164 dB。
24 位和 32 位转换器的噪声之间区别非常明显,其中 32 位 ΔƩ ADC 的低噪声性能优于 24 位 ΔƩ ADC(表 2)。
*备注:SNR = 6.02 N + 1.76,其中 N 是位数
[td]
|
总结
ΔƩ ADC 仍在不断增加功能,持续提升低噪声极限。本文介绍了如何将这种近乎数字化的低噪声 ADC 直接对应到温度、压力和测压元件应用中。在讨论精密型 24 位 ΔƩ ADC 和 32 位 ΔƩ ADC 的具体细节的同时,概括了实现超精密特性的途径。